토마토의 공부기록

  • 홈
  • 태그

jitter 1

반도체 회로설계 헷갈리지만 중요한 개념, jitter, skew, slack, slew 란?

반도체 회로설계를 하는데에 자주 언급되는 jitter, skew, slack, slew 그 개념 차이에 대해 알아보자.헷갈리지만 서로 다른 개념을 갖는 특성값이므로, 각각을 정확하게 이해하는 것이 중요하다. 0. Jitter (지터)" 디지털 신호 파형이 시간축상으로 흐트러 지는 현상  "Clock signal이라 함은 일정한 주기를 갖는데 각 주기마다 조금씩 차이가 날 때 이를 jitter라고 정의한다.일정한 주기를 가져야 하는데 주기가 변하는 특성이기 때문에, uncertainty가 발생하여 좋지 않은 특성이다. 1. Skew (스큐)" 가장 빨리 도달하는 clock과 가장 늦게 도달하는 clock의 차이 "Skew(스큐)란 보통 clock signal의 특성으로도 이해할 수 있는데,가장 빨리 도달하..

공부 기록/회로설계 2024.07.31
이전
1
다음
더보기
반응형
프로필사진

토마토의 공부기록

톰아토의 공부기록 블로그입니다 ! 오픽, 회로설계, 반도체, 개발 등등..

  • 분류 전체보기 (30)
    • 기타 (1)
    • 공부 기록 (29)
      • 회로설계 (11)
      • 반도체 (13)
      • 오픽 (4)
      • 개발환경 (1)

Tag

반도체회로설계, 디지털회로설계, hdl, MOSFET, system verilog, 반도체, verilog, 반도체면접, 휘발성메모리, 베릴로그, 반도체회로, 디지털시스템, 오픽, 시스템베릴로그, 메모리반도체, DRAM, opic, Sense Amplifier, 오픽스크립트, 오픽 AL 후기,

최근글과 인기글

  • 최근글
  • 인기글

최근댓글

공지사항

페이스북 트위터 플러그인

  • Facebook
  • Twitter

Archives

Calendar

«   2025/07   »
일 월 화 수 목 금 토
1 2 3 4 5
6 7 8 9 10 11 12
13 14 15 16 17 18 19
20 21 22 23 24 25 26
27 28 29 30 31

방문자수Total

  • Today :
  • Yesterday :

Copyright © Kakao Corp. All rights reserved.

티스토리툴바